在线中文-在线在线ccc66-在线永久免费观看的毛片-在线永久免费观看的a站视频-久久精品最新免费国产成人-久久精品综合一区二区三区


曙海教育集團論壇DSP專區(qū)DSP系統(tǒng)和硬件開發(fā)討論區(qū) → 第2節(jié) System Generator入門基礎(chǔ)


  共有7487人關(guān)注過本帖樹形打印

主題:第2節(jié) System Generator入門基礎(chǔ)

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
第2節(jié) System Generator入門基礎(chǔ)  發(fā)帖心情 Post By:2010-11-13 9:59:56

第2節(jié) System Generator入門基礎(chǔ)[基于System Generator的DSP系統(tǒng)開發(fā)技術(shù)] 第2節(jié) System Generator入門基礎(chǔ) 7.2.1 System Generator開發(fā)流程簡介 本節(jié)介紹使用System Generator設(shè)計數(shù)字系統(tǒng)的常用步驟。在Simulink的可視化環(huán)境中,根據(jù)系統(tǒng)設(shè)計功能將Xilinx模塊連接成所設(shè)計的系統(tǒng),并定義合適的系統(tǒng)參數(shù);而后運用System Generator將Simulink模型轉(zhuǎn)換成硬件可執(zhí)行模型,將系統(tǒng)定義的參數(shù)對應(yīng)至硬件實現(xiàn)的實體以及輸入輸出端口,并會自動完成綜合、仿真與實現(xiàn)。整個開發(fā)流程分為浮點算法開發(fā)、定點算法實現(xiàn)、硬件系統(tǒng)設(shè)計以及代碼優(yōu)化4個步驟。 1.浮點算法開發(fā):利用MATLAB軟件及其提供的工具包快速地完成浮點算法的開發(fā)、驗證以及性能評估,借助于Simulink可快速完成原型設(shè)計和模型分析。 2.定點算法實現(xiàn):將MATLAB浮點算法通過AccelDSP在Xilinx器件上實現(xiàn)定點邏輯。AccelDSP直接將浮點MATLAB算法的M-文文件自動生成可綜合的RTL模型。AccelDSP綜合工具是基于高級MATLAB語言的工具,用于設(shè)計針對Xilinx FPGA的DSP塊。該工具可自動地進行浮點-定點轉(zhuǎn)換,生成可綜合的VHDL或Verilog HDL設(shè)計,并創(chuàng)建用于驗證的測試平臺。并且,還能以報告的形式提供資源利用率、吞吐量和延遲等指標,從而根據(jù)實際工程需要來設(shè)置系統(tǒng)級要求,借助于IP-Explorer技術(shù)來實現(xiàn)面積和速度的折中,快速地選擇最佳的芯片設(shè)計。 3.硬件系統(tǒng)設(shè)計與實現(xiàn):定義使用Xilinx IP的詳細硬件架構(gòu),采用System Generator for DSP 劃分協(xié)處理器和可編程器件之間的設(shè)計。System Generator可滿足FPGA流程中所有需要的功能要求,對于用戶而言,通過點擊按鍵即可將模型設(shè)計轉(zhuǎn)換成HDL語言,在此過程中會生成下列文件: 設(shè)計所對應(yīng)的HDL程序代碼。 時鐘處理模塊,包括系統(tǒng)時鐘處理操作以及生成設(shè)計中所需的不同頻率的時鐘信號。 用于測試設(shè)計的HDL測試代碼,可直接將其仿真結(jié)果和Simulink輸出比較。 工程文件以及綜合、實現(xiàn)過程所產(chǎn)生的各種腳本文件。 4.代碼優(yōu)化:利用ISE RTL設(shè)計環(huán)境生成優(yōu)化的FPGA設(shè)計,屬于高級應(yīng)用,要求設(shè)計者不僅要熟悉算法的架構(gòu)、瓶頸,還需要精通RTL設(shè)計。對于一般設(shè)計,如果系統(tǒng)硬件資源夠用,再加上設(shè)計周期短,則可忽略這一步。 在Simulink可視化設(shè)計環(huán)境中,重要的是:在Simulink環(huán)境中實現(xiàn)定點算法,根據(jù)系統(tǒng)設(shè)計功能將Xilinx模塊連接成設(shè)計系統(tǒng),并定義合適的系統(tǒng)參數(shù);而后利用System Generator將Simulink模型轉(zhuǎn)換為可執(zhí)行的硬件模型,將系統(tǒng)定義的參數(shù)對應(yīng)到硬件實現(xiàn)的模塊、輸入/輸出端口等屬性;再借助于ModelSim軟件驗證相應(yīng)的設(shè)計是否和Similink輸出一致,否則需要重新修改設(shè)計;最后將設(shè)計生成可對器件編程的比特流文件,將其下載到目標芯片中。因此,典型的開發(fā)流程如圖8-6所示,其中System Generator會自動為FPGA的綜合、HDL仿真以及實現(xiàn)生成命令文件,用戶只需完成Simulink設(shè)計以及比較最終的RTL輸出結(jié)果。整個開發(fā)流程都是在可視化的環(huán)境中完成的。 圖7-6 典型的System Generator設(shè)計流程

支持(0中立(0反對(0單帖管理 | 引用 | 回復(fù) 回到頂部

返回版面帖子列表

第2節(jié) System Generator入門基礎(chǔ)








簽名
主站蜘蛛池模板: 午夜日 | 在线免费观看羞羞视频 | 综合激情婷婷 | 国产伦精品一区二区三区免费迷 | 羞羞网站在线看 | 亚洲人成综合在线播放 | 亚洲国产系列久久精品99人人 | 在线观看视频你懂得 | 欧美无遮挡一区二区三区 | 手机在线免费 | 一区二区视频在线观看 | 久久人人爽人人爽人人片va | 欧美性色黄大片www 欧美黄色性视频 | 亚洲偷自精品三十六区 | 免费观看男女羞羞的视频网站 | 亚洲精品乱码久久久久久 | 一区精品视频 | www.男人天堂.com | 亚洲自拍图片区 | 找国产毛片看 | 亚洲男人网 | 国产成人在线看 | 亚洲精品自拍区在线观看 | 五月天激激婷婷大综合丁香 | 国产网站麻豆精品视频 | 蜜桃视频一区 | 国产视频一二三区 | 国产精品视频网站 | 一区二区三区网站 | 婷婷色在线观看 | 日日操日日爽 | 开心色站| 欧美日韩精品一区二区三区不卡 | 午夜男人的天堂 | 精品久久久久久久高清 | 在你心之所向的地方 | 亚洲成人在线网 | 日本一区二区三区高清在线观看 | 黄色在线观看国产 | 欧美精品v国产精品v日韩精品 | 成人午夜性影院视频 |